Add bitgen for the rest of XO2 and XO3

This commit is contained in:
Miodrag Milanovic 2023-03-16 17:54:26 +01:00 committed by myrtle
parent 89c71bc8ac
commit b033b915a6

View File

@ -30,6 +30,27 @@ NEXTPNR_NAMESPACE_BEGIN
// These seem simple enough to do inline for now.
namespace BaseConfigs {
void config_empty_lcmxo2_256(ChipConfig &cc)
{
cc.tiles["PT1:CFG0_ENDL"].add_unknown(5, 41);
cc.tiles["PT1:CFG0_ENDL"].add_unknown(5, 43);
cc.tiles["PT1:CFG0_ENDL"].add_unknown(5, 47);
cc.tiles["PT4:CFG3"].add_unknown(5, 18);
}
void config_empty_lcmxo2_640(ChipConfig &cc)
{
cc.tiles["EBR_R0C14:EBR1_640"].add_unknown(0, 12);
cc.tiles["EBR_R0C17:EBR1_640"].add_unknown(0, 12);
cc.tiles["PT1:CFG0_ENDL"].add_unknown(5, 41);
cc.tiles["PT1:CFG0_ENDL"].add_unknown(5, 43);
cc.tiles["PT1:CFG0_ENDL"].add_unknown(5, 47);
cc.tiles["PT4:CFG3"].add_unknown(5, 18);
}
void config_empty_lcmxo2_1200(ChipConfig &cc)
{
cc.tiles["EBR_R6C2:EBR1"].add_unknown(0, 12);
@ -47,13 +68,144 @@ void config_empty_lcmxo2_1200(ChipConfig &cc)
cc.tiles["PT7:CFG3"].add_unknown(5, 18);
}
void config_empty_lcmxo2_2000(ChipConfig &cc)
{
cc.tiles["EBR_R8C3:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C6:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C9:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C12:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C16:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C19:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C22:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C25:EBR1"].add_unknown(0, 12);
cc.tiles["PT4:CFG0"].add_unknown(5, 30);
cc.tiles["PT4:CFG0"].add_unknown(5, 32);
cc.tiles["PT4:CFG0"].add_unknown(5, 36);
cc.tiles["PT7:CFG3"].add_unknown(5, 18);
}
void config_empty_lcmxo2_4000(ChipConfig &cc)
{
cc.tiles["EBR_R11C2:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C5:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C8:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C11:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C14:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C19:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C22:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C25:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C28:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C31:EBR1"].add_unknown(0, 12);
cc.tiles["PT4:CFG0"].add_unknown(5, 30);
cc.tiles["PT4:CFG0"].add_unknown(5, 32);
cc.tiles["PT4:CFG0"].add_unknown(5, 36);
cc.tiles["PT7:CFG3"].add_unknown(5, 18);
}
void config_empty_lcmxo2_7000(ChipConfig &cc)
{
cc.tiles["EBR_R13C2:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C5:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C8:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C11:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C14:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C17:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C22:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C25:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C28:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C31:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C34:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C37:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C40:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C2:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C5:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C8:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C11:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C14:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C17:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C22:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C25:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C28:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C31:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C34:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C37:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C40:EBR1"].add_unknown(0, 12);
cc.tiles["PT4:CFG0"].add_unknown(5, 30);
cc.tiles["PT4:CFG0"].add_unknown(5, 32);
cc.tiles["PT4:CFG0"].add_unknown(5, 36);
cc.tiles["PT7:CFG3"].add_unknown(5, 18);
}
void config_empty_lcmxo3_1300(ChipConfig &cc)
{
cc.tiles["EBR_R6C2:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R6C5:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R6C8:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R6C11:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R6C15:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R6C18:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R6C21:EBR1"].add_unknown(0, 12);
cc.tiles["PT4:CFG0"].add_unknown(5, 30);
cc.tiles["PT4:CFG0"].add_unknown(5, 32);
cc.tiles["PT4:CFG0"].add_unknown(5, 36);
cc.tiles["PT7:CFG3"].add_unknown(5, 18);
}
void config_empty_lcmxo3_2100(ChipConfig &cc)
{
cc.tiles["EBR_R8C3:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C6:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C9:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C12:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C16:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C19:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C22:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C25:EBR1"].add_unknown(0, 12);
cc.tiles["PT4:CFG0"].add_unknown(5, 30);
cc.tiles["PT4:CFG0"].add_unknown(5, 32);
cc.tiles["PT4:CFG0"].add_unknown(5, 36);
cc.tiles["PT7:CFG3"].add_unknown(5, 18);
}
void config_empty_lcmxo3_4300(ChipConfig &cc)
{
cc.tiles["EBR_R11C2:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C5:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C8:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C11:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C14:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C19:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C22:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C25:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C28:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R11C31:EBR1"].add_unknown(0, 12);
cc.tiles["PT4:CFG0"].add_unknown(5, 30);
cc.tiles["PT4:CFG0"].add_unknown(5, 32);
cc.tiles["PT4:CFG0"].add_unknown(5, 36);
cc.tiles["PT7:CFG3"].add_unknown(5, 18);
}
void config_empty_lcmxo3_6900(ChipConfig &cc)
{
// TODO: This block is probably clock routing
cc.tiles["CENTER20:CENTER_EBR_CIB_SP"].add_unknown(23, 1);
cc.tiles["CIB_R20C36:CIB_EBR0"].add_unknown(26, 30);
cc.tiles["CIB_R20C40:CIB_EBR1"].add_unknown(26, 30);
cc.tiles["PR16:PIC_R1"].add_unknown(16, 52);
cc.tiles["EBR_R13C2:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R13C5:EBR1"].add_unknown(0, 12);
@ -83,7 +235,65 @@ void config_empty_lcmxo3_6900(ChipConfig &cc)
cc.tiles["EBR_R20C37:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R20C40:EBR1"].add_unknown(0, 12);
cc.tiles["PR16:PIC_R1"].add_unknown(16, 52);
cc.tiles["PT4:CFG0"].add_unknown(5, 30);
cc.tiles["PT4:CFG0"].add_unknown(5, 32);
cc.tiles["PT4:CFG0"].add_unknown(5, 36);
cc.tiles["PT7:CFG3"].add_unknown(5, 18);
}
void config_empty_lcmxo3_9400(ChipConfig &cc)
{
cc.tiles["EBR_R15C2:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C5:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C8:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C11:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C14:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C17:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C20:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C23:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C27:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C30:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C33:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C36:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C39:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C42:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C45:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R15C48:EBR1_10K"].add_unknown(0, 12);
cc.tiles["EBR_R8C2:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C5:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C8:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C11:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C14:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C17:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C20:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C23:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C27:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C30:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C33:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C36:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C39:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C42:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C45:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R8C48:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C2:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C5:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C8:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C11:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C14:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C17:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C20:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C23:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C27:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C30:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C33:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C36:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C39:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C42:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C45:EBR1"].add_unknown(0, 12);
cc.tiles["EBR_R22C48:EBR1"].add_unknown(0, 12);
cc.tiles["PT4:CFG0"].add_unknown(5, 30);
cc.tiles["PT4:CFG0"].add_unknown(5, 32);
@ -246,11 +456,28 @@ void write_bitstream(Context *ctx, std::string text_config_file)
{
ChipConfig cc;
IdString base_id = ctx->id(ctx->chip_info->device_name.get());
// IdString device_id = ctx->id(ctx->device_name);
if (base_id == ctx->id("LCMXO2-1200"))
if (base_id == ctx->id("LCMXO2-256"))
BaseConfigs::config_empty_lcmxo2_256(cc);
else if (base_id == ctx->id("LCMXO2-640"))
BaseConfigs::config_empty_lcmxo2_640(cc);
else if (base_id == ctx->id("LCMXO2-1200"))
BaseConfigs::config_empty_lcmxo2_1200(cc);
else if (base_id == ctx->id("LCMXO2-2000"))
BaseConfigs::config_empty_lcmxo2_2000(cc);
else if (base_id == ctx->id("LCMXO2-4000"))
BaseConfigs::config_empty_lcmxo2_4000(cc);
else if (base_id == ctx->id("LCMXO2-7000"))
BaseConfigs::config_empty_lcmxo2_7000(cc);
else if (base_id == ctx->id("LCMXO3-1300"))
BaseConfigs::config_empty_lcmxo3_1300(cc);
else if (base_id == ctx->id("LCMXO3-2100"))
BaseConfigs::config_empty_lcmxo3_2100(cc);
else if (base_id == ctx->id("LCMXO3-4300") || base_id == ctx->id("LCMXO3D-4300"))
BaseConfigs::config_empty_lcmxo3_4300(cc);
else if (base_id == ctx->id("LCMXO3-6900"))
BaseConfigs::config_empty_lcmxo3_6900(cc);
else if (base_id == ctx->id("LCMXO3-9400") || base_id == ctx->id("LCMXO3D-9400"))
BaseConfigs::config_empty_lcmxo3_9400(cc);
else
NPNR_ASSERT_FALSE("Unsupported device type");
cc.chip_name = ctx->chip_info->device_name.get();
@ -258,6 +485,15 @@ void write_bitstream(Context *ctx, std::string text_config_file)
cc.metadata.push_back("Part: " + ctx->getChipName());
if (cc.chip_variant.find("LCMXO3L-") != std::string::npos) {
// XO3L have this set but not XO3LF
cc.tiles["PT5:CFG1"].add_unknown(5, 36);
}
if (cc.chip_variant.find("LCMXO3D-") != std::string::npos) {
cc.tiles["PT5:CFG1"].add_unknown(5, 36);
cc.tiles["PT6:CFG2"].add_unknown(5, 37);
}
// Add all set, configurable pips to the config
for (auto pip : ctx->getPips()) {
if (ctx->getBoundPipNet(pip) != nullptr) {