interfaces_ip.tcl: Delete trailing white spaces

main
Istvan Csomortani 2018-10-04 09:33:57 +01:00 committed by István Csomortáni
parent 8fc6ee8851
commit 2602f239fa
1 changed files with 31 additions and 31 deletions

View File

@ -6,7 +6,7 @@ source $ad_hdl_dir/library/scripts/adi_ip.tcl
adi_if_define if_xcvr_cm
adi_if_ports output 1 enb
adi_if_ports output 12 addr
adi_if_ports output 1 wr
adi_if_ports output 1 wr
adi_if_ports output 16 wdata
adi_if_ports input 16 rdata
adi_if_ports input 1 ready
@ -36,31 +36,31 @@ adi_if_ports output 1 cpll_rst_m reset
adi_if_ports output 1 cpll_ref_clk_in clock
adi_if_define if_gt_rx
adi_if_ports output 1 rx_p
adi_if_ports output 1 rx_n
adi_if_ports output 1 rx_p
adi_if_ports output 1 rx_n
adi_if_ports input 1 rx_rst reset
adi_if_ports output 1 rx_rst_m reset
adi_if_ports input 1 rx_pll_rst reset
adi_if_ports input 1 rx_gt_rst reset
adi_if_ports output 1 rx_gt_rst_m reset
adi_if_ports input 1 rx_pll_locked
adi_if_ports output 1 rx_pll_locked_m
adi_if_ports input 1 rx_user_ready
adi_if_ports output 1 rx_user_ready_m
adi_if_ports input 1 rx_rst_done
adi_if_ports output 1 rx_rst_done_m
adi_if_ports input 1 rx_pll_locked
adi_if_ports output 1 rx_pll_locked_m
adi_if_ports input 1 rx_user_ready
adi_if_ports output 1 rx_user_ready_m
adi_if_ports input 1 rx_rst_done
adi_if_ports output 1 rx_rst_done_m
adi_if_ports input 1 rx_out_clk clock
adi_if_ports output 1 rx_clk clock
adi_if_ports output 1 rx_sysref
adi_if_ports input 1 rx_sync
adi_if_ports input 1 rx_sof
adi_if_ports input 32 rx_data
adi_if_ports output 1 rx_sysref
adi_if_ports input 1 rx_sync
adi_if_ports input 1 rx_sof
adi_if_ports input 32 rx_data
adi_if_ports input 1 rx_ip_rst reset
adi_if_ports output 4 rx_ip_sof
adi_if_ports output 32 rx_ip_data
adi_if_ports input 1 rx_ip_sysref
adi_if_ports output 1 rx_ip_sync
adi_if_ports input 1 rx_ip_rst_done
adi_if_ports output 4 rx_ip_sof
adi_if_ports output 32 rx_ip_data
adi_if_ports input 1 rx_ip_sysref
adi_if_ports output 1 rx_ip_sync
adi_if_ports input 1 rx_ip_rst_done
adi_if_define if_gt_tx
adi_if_ports input 1 tx_p
@ -70,22 +70,22 @@ adi_if_ports output 1 tx_rst_m reset
adi_if_ports input 1 tx_pll_rst reset
adi_if_ports input 1 tx_gt_rst reset
adi_if_ports output 1 tx_gt_rst_m reset
adi_if_ports input 1 tx_pll_locked
adi_if_ports output 1 tx_pll_locked_m
adi_if_ports input 1 tx_user_ready
adi_if_ports output 1 tx_user_ready_m
adi_if_ports input 1 tx_rst_done
adi_if_ports output 1 tx_rst_done_m
adi_if_ports input 1 tx_pll_locked
adi_if_ports output 1 tx_pll_locked_m
adi_if_ports input 1 tx_user_ready
adi_if_ports output 1 tx_user_ready_m
adi_if_ports input 1 tx_rst_done
adi_if_ports output 1 tx_rst_done_m
adi_if_ports input 1 tx_out_clk clock
adi_if_ports output 1 tx_clk clock
adi_if_ports output 1 tx_sysref
adi_if_ports output 1 tx_sync
adi_if_ports output 32 tx_data
adi_if_ports output 1 tx_sysref
adi_if_ports output 1 tx_sync
adi_if_ports output 32 tx_data
adi_if_ports input 1 tx_ip_rst reset
adi_if_ports input 32 tx_ip_data
adi_if_ports input 1 tx_ip_sysref
adi_if_ports input 1 tx_ip_sync
adi_if_ports input 1 tx_ip_rst_done
adi_if_ports input 32 tx_ip_data
adi_if_ports input 1 tx_ip_sysref
adi_if_ports input 1 tx_ip_sync
adi_if_ports input 1 tx_ip_rst_done
adi_if_define if_gt_rx_ksig
adi_if_ports output 4 rx_gt_ilas_f