adv7511_zed: Update project to the new framework
parent
8443e94442
commit
7c921474bf
|
@ -1,9 +1,3 @@
|
||||||
|
|
||||||
source $ad_hdl_dir/projects/common/zed/zed_system_bd.tcl
|
source $ad_hdl_dir/projects/common/zed/zed_system_bd.tcl
|
||||||
set_property -dict [list CONFIG.PCW_GPIO_EMIO_GPIO_IO {32}] $sys_ps7
|
|
||||||
set_property -dict [list CONFIG.NUM_MI {7}] $axi_cpu_interconnect
|
|
||||||
|
|
||||||
set_property LEFT 31 [get_bd_ports GPIO_I]
|
|
||||||
set_property LEFT 31 [get_bd_ports GPIO_O]
|
|
||||||
set_property LEFT 31 [get_bd_ports GPIO_T]
|
|
||||||
|
|
||||||
|
|
|
@ -3,6 +3,7 @@
|
||||||
|
|
||||||
source ../../scripts/adi_env.tcl
|
source ../../scripts/adi_env.tcl
|
||||||
source $ad_hdl_dir/projects/scripts/adi_project.tcl
|
source $ad_hdl_dir/projects/scripts/adi_project.tcl
|
||||||
|
source $ad_hdl_dir/projects/scripts/adi_board.tcl
|
||||||
|
|
||||||
adi_project_create adv7511_zed
|
adi_project_create adv7511_zed
|
||||||
adi_project_files adv7511_zed [list \
|
adi_project_files adv7511_zed [list \
|
||||||
|
|
|
@ -41,28 +41,28 @@
|
||||||
|
|
||||||
module system_top (
|
module system_top (
|
||||||
|
|
||||||
DDR_addr,
|
ddr_addr,
|
||||||
DDR_ba,
|
ddr_ba,
|
||||||
DDR_cas_n,
|
ddr_cas_n,
|
||||||
DDR_ck_n,
|
ddr_ck_n,
|
||||||
DDR_ck_p,
|
ddr_ck_p,
|
||||||
DDR_cke,
|
ddr_cke,
|
||||||
DDR_cs_n,
|
ddr_cs_n,
|
||||||
DDR_dm,
|
ddr_dm,
|
||||||
DDR_dq,
|
ddr_dq,
|
||||||
DDR_dqs_n,
|
ddr_dqs_n,
|
||||||
DDR_dqs_p,
|
ddr_dqs_p,
|
||||||
DDR_odt,
|
ddr_odt,
|
||||||
DDR_ras_n,
|
ddr_ras_n,
|
||||||
DDR_reset_n,
|
ddr_reset_n,
|
||||||
DDR_we_n,
|
ddr_we_n,
|
||||||
|
|
||||||
FIXED_IO_ddr_vrn,
|
fixed_io_ddr_vrn,
|
||||||
FIXED_IO_ddr_vrp,
|
fixed_io_ddr_vrp,
|
||||||
FIXED_IO_mio,
|
fixed_io_mio,
|
||||||
FIXED_IO_ps_clk,
|
fixed_io_ps_clk,
|
||||||
FIXED_IO_ps_porb,
|
fixed_io_ps_porb,
|
||||||
FIXED_IO_ps_srstb,
|
fixed_io_ps_srstb,
|
||||||
|
|
||||||
gpio_bd,
|
gpio_bd,
|
||||||
|
|
||||||
|
@ -87,28 +87,28 @@ module system_top (
|
||||||
|
|
||||||
otg_vbusoc);
|
otg_vbusoc);
|
||||||
|
|
||||||
inout [14:0] DDR_addr;
|
inout [14:0] ddr_addr;
|
||||||
inout [ 2:0] DDR_ba;
|
inout [ 2:0] ddr_ba;
|
||||||
inout DDR_cas_n;
|
inout ddr_cas_n;
|
||||||
inout DDR_ck_n;
|
inout ddr_ck_n;
|
||||||
inout DDR_ck_p;
|
inout ddr_ck_p;
|
||||||
inout DDR_cke;
|
inout ddr_cke;
|
||||||
inout DDR_cs_n;
|
inout ddr_cs_n;
|
||||||
inout [ 3:0] DDR_dm;
|
inout [ 3:0] ddr_dm;
|
||||||
inout [31:0] DDR_dq;
|
inout [31:0] ddr_dq;
|
||||||
inout [ 3:0] DDR_dqs_n;
|
inout [ 3:0] ddr_dqs_n;
|
||||||
inout [ 3:0] DDR_dqs_p;
|
inout [ 3:0] ddr_dqs_p;
|
||||||
inout DDR_odt;
|
inout ddr_odt;
|
||||||
inout DDR_ras_n;
|
inout ddr_ras_n;
|
||||||
inout DDR_reset_n;
|
inout ddr_reset_n;
|
||||||
inout DDR_we_n;
|
inout ddr_we_n;
|
||||||
|
|
||||||
inout FIXED_IO_ddr_vrn;
|
inout fixed_io_ddr_vrn;
|
||||||
inout FIXED_IO_ddr_vrp;
|
inout fixed_io_ddr_vrp;
|
||||||
inout [53:0] FIXED_IO_mio;
|
inout [53:0] fixed_io_mio;
|
||||||
inout FIXED_IO_ps_clk;
|
inout fixed_io_ps_clk;
|
||||||
inout FIXED_IO_ps_porb;
|
inout fixed_io_ps_porb;
|
||||||
inout FIXED_IO_ps_srstb;
|
inout fixed_io_ps_srstb;
|
||||||
|
|
||||||
inout [31:0] gpio_bd;
|
inout [31:0] gpio_bd;
|
||||||
|
|
||||||
|
@ -136,9 +136,9 @@ module system_top (
|
||||||
|
|
||||||
// internal signals
|
// internal signals
|
||||||
|
|
||||||
wire [31:0] gpio_i;
|
wire [63:0] gpio_i;
|
||||||
wire [31:0] gpio_o;
|
wire [63:0] gpio_o;
|
||||||
wire [31:0] gpio_t;
|
wire [63:0] gpio_t;
|
||||||
wire [ 1:0] iic_mux_scl_i_s;
|
wire [ 1:0] iic_mux_scl_i_s;
|
||||||
wire [ 1:0] iic_mux_scl_o_s;
|
wire [ 1:0] iic_mux_scl_o_s;
|
||||||
wire iic_mux_scl_t_s;
|
wire iic_mux_scl_t_s;
|
||||||
|
@ -146,16 +146,14 @@ module system_top (
|
||||||
wire [ 1:0] iic_mux_sda_o_s;
|
wire [ 1:0] iic_mux_sda_o_s;
|
||||||
wire iic_mux_sda_t_s;
|
wire iic_mux_sda_t_s;
|
||||||
|
|
||||||
wire [15:0] ps_intrs;
|
|
||||||
|
|
||||||
// instantiations
|
// instantiations
|
||||||
|
|
||||||
ad_iobuf #(
|
ad_iobuf #(
|
||||||
.DATA_WIDTH(32)
|
.DATA_WIDTH(32)
|
||||||
) i_iobuf (
|
) i_iobuf (
|
||||||
.dt(gpio_t),
|
.dt(gpio_t[31:0]),
|
||||||
.di(gpio_o),
|
.di(gpio_o[31:0]),
|
||||||
.do(gpio_i),
|
.do(gpio_i[31:0]),
|
||||||
.dio(gpio_bd));
|
.dio(gpio_bd));
|
||||||
|
|
||||||
ad_iobuf #(
|
ad_iobuf #(
|
||||||
|
@ -175,30 +173,30 @@ module system_top (
|
||||||
.dio(iic_mux_sda));
|
.dio(iic_mux_sda));
|
||||||
|
|
||||||
system_wrapper i_system_wrapper (
|
system_wrapper i_system_wrapper (
|
||||||
.DDR_addr (DDR_addr),
|
.ddr_addr (ddr_addr),
|
||||||
.DDR_ba (DDR_ba),
|
.ddr_ba (ddr_ba),
|
||||||
.DDR_cas_n (DDR_cas_n),
|
.ddr_cas_n (ddr_cas_n),
|
||||||
.DDR_ck_n (DDR_ck_n),
|
.ddr_ck_n (ddr_ck_n),
|
||||||
.DDR_ck_p (DDR_ck_p),
|
.ddr_ck_p (ddr_ck_p),
|
||||||
.DDR_cke (DDR_cke),
|
.ddr_cke (ddr_cke),
|
||||||
.DDR_cs_n (DDR_cs_n),
|
.ddr_cs_n (ddr_cs_n),
|
||||||
.DDR_dm (DDR_dm),
|
.ddr_dm (ddr_dm),
|
||||||
.DDR_dq (DDR_dq),
|
.ddr_dq (ddr_dq),
|
||||||
.DDR_dqs_n (DDR_dqs_n),
|
.ddr_dqs_n (ddr_dqs_n),
|
||||||
.DDR_dqs_p (DDR_dqs_p),
|
.ddr_dqs_p (ddr_dqs_p),
|
||||||
.DDR_odt (DDR_odt),
|
.ddr_odt (ddr_odt),
|
||||||
.DDR_ras_n (DDR_ras_n),
|
.ddr_ras_n (ddr_ras_n),
|
||||||
.DDR_reset_n (DDR_reset_n),
|
.ddr_reset_n (ddr_reset_n),
|
||||||
.DDR_we_n (DDR_we_n),
|
.ddr_we_n (ddr_we_n),
|
||||||
.FIXED_IO_ddr_vrn (FIXED_IO_ddr_vrn),
|
.fixed_io_ddr_vrn (fixed_io_ddr_vrn),
|
||||||
.FIXED_IO_ddr_vrp (FIXED_IO_ddr_vrp),
|
.fixed_io_ddr_vrp (fixed_io_ddr_vrp),
|
||||||
.FIXED_IO_mio (FIXED_IO_mio),
|
.fixed_io_mio (fixed_io_mio),
|
||||||
.FIXED_IO_ps_clk (FIXED_IO_ps_clk),
|
.fixed_io_ps_clk (fixed_io_ps_clk),
|
||||||
.FIXED_IO_ps_porb (FIXED_IO_ps_porb),
|
.fixed_io_ps_porb (fixed_io_ps_porb),
|
||||||
.FIXED_IO_ps_srstb (FIXED_IO_ps_srstb),
|
.fixed_io_ps_srstb (fixed_io_ps_srstb),
|
||||||
.GPIO_I (gpio_i),
|
.gpio_i (gpio_i),
|
||||||
.GPIO_O (gpio_o),
|
.gpio_o (gpio_o),
|
||||||
.GPIO_T (gpio_t),
|
.gpio_t (gpio_t),
|
||||||
.hdmi_data (hdmi_data),
|
.hdmi_data (hdmi_data),
|
||||||
.hdmi_data_e (hdmi_data_e),
|
.hdmi_data_e (hdmi_data_e),
|
||||||
.hdmi_hsync (hdmi_hsync),
|
.hdmi_hsync (hdmi_hsync),
|
||||||
|
@ -211,27 +209,25 @@ module system_top (
|
||||||
.i2s_sdata_out (i2s_sdata_out),
|
.i2s_sdata_out (i2s_sdata_out),
|
||||||
.iic_fmc_scl_io (iic_scl),
|
.iic_fmc_scl_io (iic_scl),
|
||||||
.iic_fmc_sda_io (iic_sda),
|
.iic_fmc_sda_io (iic_sda),
|
||||||
.iic_mux_scl_I (iic_mux_scl_i_s),
|
.iic_mux_scl_i (iic_mux_scl_i_s),
|
||||||
.iic_mux_scl_O (iic_mux_scl_o_s),
|
.iic_mux_scl_o (iic_mux_scl_o_s),
|
||||||
.iic_mux_scl_T (iic_mux_scl_t_s),
|
.iic_mux_scl_t (iic_mux_scl_t_s),
|
||||||
.iic_mux_sda_I (iic_mux_sda_i_s),
|
.iic_mux_sda_i (iic_mux_sda_i_s),
|
||||||
.iic_mux_sda_O (iic_mux_sda_o_s),
|
.iic_mux_sda_o (iic_mux_sda_o_s),
|
||||||
.iic_mux_sda_T (iic_mux_sda_t_s),
|
.iic_mux_sda_t (iic_mux_sda_t_s),
|
||||||
.ps_intr_0 (ps_intrs[0]),
|
.ps_intr_00 (1'b0),
|
||||||
.ps_intr_1 (ps_intrs[1]),
|
.ps_intr_01 (1'b0),
|
||||||
.ps_intr_2 (ps_intrs[2]),
|
.ps_intr_02 (1'b0),
|
||||||
.ps_intr_3 (ps_intrs[3]),
|
.ps_intr_03 (1'b0),
|
||||||
.ps_intr_4 (ps_intrs[4]),
|
.ps_intr_04 (1'b0),
|
||||||
.ps_intr_5 (ps_intrs[5]),
|
.ps_intr_05 (1'b0),
|
||||||
.ps_intr_6 (ps_intrs[6]),
|
.ps_intr_06 (1'b0),
|
||||||
.ps_intr_7 (ps_intrs[7]),
|
.ps_intr_07 (1'b0),
|
||||||
.ps_intr_8 (ps_intrs[8]),
|
.ps_intr_08 (1'b0),
|
||||||
.ps_intr_9 (ps_intrs[9]),
|
.ps_intr_09 (1'b0),
|
||||||
.ps_intr_10 (ps_intrs[10]),
|
.ps_intr_10 (1'b0),
|
||||||
.ps_intr_11 (ps_intrs[11]),
|
.ps_intr_12 (1'b0),
|
||||||
.ps_intr_12 (ps_intrs[12]),
|
.ps_intr_13 (1'b0),
|
||||||
.ps_intr_13 (ps_intrs[13]),
|
|
||||||
.iic_fmc_intr (ps_intrs[11]),
|
|
||||||
.otg_vbusoc (otg_vbusoc),
|
.otg_vbusoc (otg_vbusoc),
|
||||||
.spdif (spdif));
|
.spdif (spdif));
|
||||||
|
|
||||||
|
|
Loading…
Reference in New Issue