common: use dsp slice for multiply modules
parent
cda3cb3280
commit
7fc5b8ecd9
|
@ -74,109 +74,44 @@ module ad_csc_1_mul (
|
||||||
|
|
||||||
// internal registers
|
// internal registers
|
||||||
|
|
||||||
reg p1_sign = 'd0;
|
|
||||||
reg [DW:0] p1_ddata = 'd0;
|
reg [DW:0] p1_ddata = 'd0;
|
||||||
reg [23:0] p1_data_p_0 = 'd0;
|
|
||||||
reg [23:0] p1_data_p_1 = 'd0;
|
|
||||||
reg [23:0] p1_data_p_2 = 'd0;
|
|
||||||
reg [23:0] p1_data_p_3 = 'd0;
|
|
||||||
reg [23:0] p1_data_p_4 = 'd0;
|
|
||||||
reg p2_sign = 'd0;
|
|
||||||
reg [DW:0] p2_ddata = 'd0;
|
reg [DW:0] p2_ddata = 'd0;
|
||||||
reg [23:0] p2_data_p_0 = 'd0;
|
|
||||||
reg [23:0] p2_data_p_1 = 'd0;
|
|
||||||
reg p3_sign = 'd0;
|
|
||||||
reg [DW:0] p3_ddata = 'd0;
|
|
||||||
reg [23:0] p3_data_p_0 = 'd0;
|
|
||||||
reg [DW:0] ddata_out = 'd0;
|
reg [DW:0] ddata_out = 'd0;
|
||||||
reg [24:0] data_p = 'd0;
|
reg p1_sign = 'd0;
|
||||||
|
reg p2_sign = 'd0;
|
||||||
|
reg sign_p = 'd0;
|
||||||
|
|
||||||
// internal wires
|
// internal signals
|
||||||
|
|
||||||
wire [16:0] p1_data_a_1p_17_s;
|
wire [25:0] data_p_s;
|
||||||
wire [16:0] p1_data_a_1n_17_s;
|
|
||||||
wire [23:0] p1_data_a_1p_s;
|
|
||||||
wire [23:0] p1_data_a_1n_s;
|
|
||||||
wire [23:0] p1_data_a_2p_s;
|
|
||||||
wire [23:0] p1_data_a_2n_s;
|
|
||||||
|
|
||||||
// pipe line stage 1, get the two's complement versions
|
// a/b reg, m-reg, p-reg delay match
|
||||||
|
|
||||||
assign p1_data_a_1p_17_s = {1'b0, data_a[15:0]};
|
always @(posedge clk) begin
|
||||||
assign p1_data_a_1n_17_s = ~p1_data_a_1p_17_s + 1'b1;
|
p1_ddata <= ddata_in;
|
||||||
|
p2_ddata <= p1_ddata;
|
||||||
assign p1_data_a_1p_s = {{7{p1_data_a_1p_17_s[16]}}, p1_data_a_1p_17_s};
|
ddata_out <= p2_ddata;
|
||||||
assign p1_data_a_1n_s = {{7{p1_data_a_1n_17_s[16]}}, p1_data_a_1n_17_s};
|
end
|
||||||
assign p1_data_a_2p_s = {{6{p1_data_a_1p_17_s[16]}}, p1_data_a_1p_17_s, 1'b0};
|
|
||||||
assign p1_data_a_2n_s = {{6{p1_data_a_1n_17_s[16]}}, p1_data_a_1n_17_s, 1'b0};
|
|
||||||
|
|
||||||
// pipe line stage 1, get the partial products
|
|
||||||
|
|
||||||
always @(posedge clk) begin
|
always @(posedge clk) begin
|
||||||
p1_sign <= data_a[16];
|
p1_sign <= data_a[16];
|
||||||
p1_ddata <= ddata_in;
|
|
||||||
case (data_b[1:0])
|
|
||||||
2'b11: p1_data_p_0 <= p1_data_a_1n_s;
|
|
||||||
2'b10: p1_data_p_0 <= p1_data_a_2n_s;
|
|
||||||
2'b01: p1_data_p_0 <= p1_data_a_1p_s;
|
|
||||||
default: p1_data_p_0 <= 24'd0;
|
|
||||||
endcase
|
|
||||||
case (data_b[3:1])
|
|
||||||
3'b011: p1_data_p_1 <= {p1_data_a_2p_s[21:0], 2'd0};
|
|
||||||
3'b100: p1_data_p_1 <= {p1_data_a_2n_s[21:0], 2'd0};
|
|
||||||
3'b001: p1_data_p_1 <= {p1_data_a_1p_s[21:0], 2'd0};
|
|
||||||
3'b010: p1_data_p_1 <= {p1_data_a_1p_s[21:0], 2'd0};
|
|
||||||
3'b101: p1_data_p_1 <= {p1_data_a_1n_s[21:0], 2'd0};
|
|
||||||
3'b110: p1_data_p_1 <= {p1_data_a_1n_s[21:0], 2'd0};
|
|
||||||
default: p1_data_p_1 <= 24'd0;
|
|
||||||
endcase
|
|
||||||
case (data_b[5:3])
|
|
||||||
3'b011: p1_data_p_2 <= {p1_data_a_2p_s[19:0], 4'd0};
|
|
||||||
3'b100: p1_data_p_2 <= {p1_data_a_2n_s[19:0], 4'd0};
|
|
||||||
3'b001: p1_data_p_2 <= {p1_data_a_1p_s[19:0], 4'd0};
|
|
||||||
3'b010: p1_data_p_2 <= {p1_data_a_1p_s[19:0], 4'd0};
|
|
||||||
3'b101: p1_data_p_2 <= {p1_data_a_1n_s[19:0], 4'd0};
|
|
||||||
3'b110: p1_data_p_2 <= {p1_data_a_1n_s[19:0], 4'd0};
|
|
||||||
default: p1_data_p_2 <= 24'd0;
|
|
||||||
endcase
|
|
||||||
case (data_b[7:5])
|
|
||||||
3'b011: p1_data_p_3 <= {p1_data_a_2p_s[17:0], 6'd0};
|
|
||||||
3'b100: p1_data_p_3 <= {p1_data_a_2n_s[17:0], 6'd0};
|
|
||||||
3'b001: p1_data_p_3 <= {p1_data_a_1p_s[17:0], 6'd0};
|
|
||||||
3'b010: p1_data_p_3 <= {p1_data_a_1p_s[17:0], 6'd0};
|
|
||||||
3'b101: p1_data_p_3 <= {p1_data_a_1n_s[17:0], 6'd0};
|
|
||||||
3'b110: p1_data_p_3 <= {p1_data_a_1n_s[17:0], 6'd0};
|
|
||||||
default: p1_data_p_3 <= 24'd0;
|
|
||||||
endcase
|
|
||||||
case (data_b[7])
|
|
||||||
1'b1: p1_data_p_4 <= {p1_data_a_1p_s[15:0], 8'd0};
|
|
||||||
default: p1_data_p_4 <= 24'd0;
|
|
||||||
endcase
|
|
||||||
end
|
|
||||||
|
|
||||||
// pipe line stage 2, get the sum (intermediate 5 -> 2)
|
|
||||||
|
|
||||||
always @(posedge clk) begin
|
|
||||||
p2_sign <= p1_sign;
|
p2_sign <= p1_sign;
|
||||||
p2_ddata <= p1_ddata;
|
sign_p <= p2_sign;
|
||||||
p2_data_p_0 <= p1_data_p_0 + p1_data_p_1 + p1_data_p_4;
|
|
||||||
p2_data_p_1 <= p1_data_p_2 + p1_data_p_3;
|
|
||||||
end
|
end
|
||||||
|
|
||||||
// pipe line stage 2, get the sum (final 2 -> 1)
|
assign data_p = {sign_p, data_p_s[23:0]};
|
||||||
|
|
||||||
always @(posedge clk) begin
|
MULT_MACRO #(
|
||||||
p3_sign <= p2_sign;
|
.LATENCY (3),
|
||||||
p3_ddata <= p2_ddata;
|
.WIDTH_A (17),
|
||||||
p3_data_p_0 <= p2_data_p_0 + p2_data_p_1;
|
.WIDTH_B (9))
|
||||||
end
|
MULT_MACRO_inst (
|
||||||
|
.CE (1'b1),
|
||||||
// output registers (truncation occurs after addition, see ad_csc_1_add.v)
|
.RST (1'b0),
|
||||||
|
.CLK (clk),
|
||||||
always @(posedge clk) begin
|
.A ({1'b0, data_a[15:0]}),
|
||||||
ddata_out <= p3_ddata;
|
.B ({1'b0, data_b}),
|
||||||
data_p <= {p3_sign, p3_data_p_0};
|
.P (data_p_s));
|
||||||
end
|
|
||||||
|
|
||||||
endmodule
|
endmodule
|
||||||
|
|
||||||
|
|
|
@ -76,6 +76,8 @@ module ad_dcfilter (
|
||||||
reg [15:0] dc_offset_d = 'd0;
|
reg [15:0] dc_offset_d = 'd0;
|
||||||
reg valid_d = 'd0;
|
reg valid_d = 'd0;
|
||||||
reg [15:0] data_d = 'd0;
|
reg [15:0] data_d = 'd0;
|
||||||
|
reg valid_2d = 'd0;
|
||||||
|
reg [15:0] data_2d = 'd0;
|
||||||
reg valid_out = 'd0;
|
reg valid_out = 'd0;
|
||||||
reg [15:0] data_out = 'd0;
|
reg [15:0] data_out = 'd0;
|
||||||
|
|
||||||
|
@ -93,9 +95,11 @@ module ad_dcfilter (
|
||||||
if (valid == 1'b1) begin
|
if (valid == 1'b1) begin
|
||||||
data_d <= data + dcfilt_offset;
|
data_d <= data + dcfilt_offset;
|
||||||
end
|
end
|
||||||
|
valid_2d <= valid_d;
|
||||||
|
data_2d <= data_d - dc_offset;
|
||||||
if (dcfilt_enb == 1'b1) begin
|
if (dcfilt_enb == 1'b1) begin
|
||||||
valid_out <= valid_d;
|
valid_out <= valid_2d;
|
||||||
data_out <= data_d - dc_offset;
|
data_out <= data_2d;
|
||||||
end else begin
|
end else begin
|
||||||
valid_out <= valid_d;
|
valid_out <= valid_d;
|
||||||
data_out <= data_d;
|
data_out <= data_d;
|
||||||
|
|
|
@ -74,175 +74,35 @@ module ad_mul_u16 (
|
||||||
|
|
||||||
// internal registers
|
// internal registers
|
||||||
|
|
||||||
reg [DW:0] ddata_in_d = 'd0;
|
|
||||||
reg [16:0] data_a_p = 'd0;
|
|
||||||
reg [16:0] data_a_n = 'd0;
|
|
||||||
reg [15:0] data_b_d = 'd0;
|
|
||||||
reg [DW:0] p1_ddata = 'd0;
|
reg [DW:0] p1_ddata = 'd0;
|
||||||
reg [31:0] p1_data_p_0 = 'd0;
|
|
||||||
reg [31:0] p1_data_p_1 = 'd0;
|
|
||||||
reg [31:0] p1_data_p_2 = 'd0;
|
|
||||||
reg [31:0] p1_data_p_3 = 'd0;
|
|
||||||
reg [31:0] p1_data_p_4 = 'd0;
|
|
||||||
reg [31:0] p1_data_p_5 = 'd0;
|
|
||||||
reg [31:0] p1_data_p_6 = 'd0;
|
|
||||||
reg [31:0] p1_data_p_7 = 'd0;
|
|
||||||
reg [31:0] p1_data_p_8 = 'd0;
|
|
||||||
reg [DW:0] p2_ddata = 'd0;
|
reg [DW:0] p2_ddata = 'd0;
|
||||||
reg [31:0] p2_data_p_0 = 'd0;
|
|
||||||
reg [31:0] p2_data_p_1 = 'd0;
|
|
||||||
reg [31:0] p2_data_p_2 = 'd0;
|
|
||||||
reg [31:0] p2_data_p_3 = 'd0;
|
|
||||||
reg [31:0] p2_data_p_4 = 'd0;
|
|
||||||
reg [DW:0] p3_ddata = 'd0;
|
|
||||||
reg [31:0] p3_data_p_0 = 'd0;
|
|
||||||
reg [31:0] p3_data_p_1 = 'd0;
|
|
||||||
reg [31:0] p3_data_p_2 = 'd0;
|
|
||||||
reg [DW:0] p4_ddata = 'd0;
|
|
||||||
reg [31:0] p4_data_p_0 = 'd0;
|
|
||||||
reg [31:0] p4_data_p_1 = 'd0;
|
|
||||||
reg [DW:0] ddata_out = 'd0;
|
reg [DW:0] ddata_out = 'd0;
|
||||||
reg [31:0] data_p = 'd0;
|
|
||||||
|
|
||||||
// internal signals
|
// internal signals
|
||||||
|
|
||||||
wire [16:0] data_a_p_17_s;
|
wire [33:0] data_p_s;
|
||||||
wire [16:0] data_a_n_17_s;
|
|
||||||
wire [31:0] p1_data_a_1p_s;
|
|
||||||
wire [31:0] p1_data_a_1n_s;
|
|
||||||
wire [31:0] p1_data_a_2p_s;
|
|
||||||
wire [31:0] p1_data_a_2n_s;
|
|
||||||
|
|
||||||
// pipe line stage 0, get the two's complement versions
|
// a/b reg, m-reg, p-reg delay match
|
||||||
|
|
||||||
assign data_a_p_17_s = {1'b0, data_a};
|
|
||||||
assign data_a_n_17_s = ~data_a_p_17_s + 1'b1;
|
|
||||||
|
|
||||||
always @(posedge clk) begin
|
|
||||||
ddata_in_d <= ddata_in;
|
|
||||||
data_a_p <= data_a_p_17_s;
|
|
||||||
data_a_n <= data_a_n_17_s;
|
|
||||||
data_b_d <= data_b;
|
|
||||||
end
|
|
||||||
|
|
||||||
// pipe line stage 1, get the partial products
|
|
||||||
|
|
||||||
assign p1_data_a_1p_s = {{15{data_a_p[16]}}, data_a_p};
|
|
||||||
assign p1_data_a_1n_s = {{15{data_a_n[16]}}, data_a_n};
|
|
||||||
assign p1_data_a_2p_s = {{14{data_a_p[16]}}, data_a_p, 1'b0};
|
|
||||||
assign p1_data_a_2n_s = {{14{data_a_n[16]}}, data_a_n, 1'b0};
|
|
||||||
|
|
||||||
always @(posedge clk) begin
|
|
||||||
p1_ddata <= ddata_in_d;
|
|
||||||
case (data_b_d[1:0])
|
|
||||||
2'b11: p1_data_p_0 <= p1_data_a_1n_s;
|
|
||||||
2'b10: p1_data_p_0 <= p1_data_a_2n_s;
|
|
||||||
2'b01: p1_data_p_0 <= p1_data_a_1p_s;
|
|
||||||
default: p1_data_p_0 <= 32'd0;
|
|
||||||
endcase
|
|
||||||
case (data_b_d[3:1])
|
|
||||||
3'b011: p1_data_p_1 <= {p1_data_a_2p_s[29:0], 2'd0};
|
|
||||||
3'b100: p1_data_p_1 <= {p1_data_a_2n_s[29:0], 2'd0};
|
|
||||||
3'b001: p1_data_p_1 <= {p1_data_a_1p_s[29:0], 2'd0};
|
|
||||||
3'b010: p1_data_p_1 <= {p1_data_a_1p_s[29:0], 2'd0};
|
|
||||||
3'b101: p1_data_p_1 <= {p1_data_a_1n_s[29:0], 2'd0};
|
|
||||||
3'b110: p1_data_p_1 <= {p1_data_a_1n_s[29:0], 2'd0};
|
|
||||||
default: p1_data_p_1 <= 32'd0;
|
|
||||||
endcase
|
|
||||||
case (data_b_d[5:3])
|
|
||||||
3'b011: p1_data_p_2 <= {p1_data_a_2p_s[27:0], 4'd0};
|
|
||||||
3'b100: p1_data_p_2 <= {p1_data_a_2n_s[27:0], 4'd0};
|
|
||||||
3'b001: p1_data_p_2 <= {p1_data_a_1p_s[27:0], 4'd0};
|
|
||||||
3'b010: p1_data_p_2 <= {p1_data_a_1p_s[27:0], 4'd0};
|
|
||||||
3'b101: p1_data_p_2 <= {p1_data_a_1n_s[27:0], 4'd0};
|
|
||||||
3'b110: p1_data_p_2 <= {p1_data_a_1n_s[27:0], 4'd0};
|
|
||||||
default: p1_data_p_2 <= 32'd0;
|
|
||||||
endcase
|
|
||||||
case (data_b_d[7:5])
|
|
||||||
3'b011: p1_data_p_3 <= {p1_data_a_2p_s[25:0], 6'd0};
|
|
||||||
3'b100: p1_data_p_3 <= {p1_data_a_2n_s[25:0], 6'd0};
|
|
||||||
3'b001: p1_data_p_3 <= {p1_data_a_1p_s[25:0], 6'd0};
|
|
||||||
3'b010: p1_data_p_3 <= {p1_data_a_1p_s[25:0], 6'd0};
|
|
||||||
3'b101: p1_data_p_3 <= {p1_data_a_1n_s[25:0], 6'd0};
|
|
||||||
3'b110: p1_data_p_3 <= {p1_data_a_1n_s[25:0], 6'd0};
|
|
||||||
default: p1_data_p_3 <= 32'd0;
|
|
||||||
endcase
|
|
||||||
case (data_b_d[9:7])
|
|
||||||
3'b011: p1_data_p_4 <= {p1_data_a_2p_s[23:0], 8'd0};
|
|
||||||
3'b100: p1_data_p_4 <= {p1_data_a_2n_s[23:0], 8'd0};
|
|
||||||
3'b001: p1_data_p_4 <= {p1_data_a_1p_s[23:0], 8'd0};
|
|
||||||
3'b010: p1_data_p_4 <= {p1_data_a_1p_s[23:0], 8'd0};
|
|
||||||
3'b101: p1_data_p_4 <= {p1_data_a_1n_s[23:0], 8'd0};
|
|
||||||
3'b110: p1_data_p_4 <= {p1_data_a_1n_s[23:0], 8'd0};
|
|
||||||
default: p1_data_p_4 <= 32'd0;
|
|
||||||
endcase
|
|
||||||
case (data_b_d[11:9])
|
|
||||||
3'b011: p1_data_p_5 <= {p1_data_a_2p_s[21:0], 10'd0};
|
|
||||||
3'b100: p1_data_p_5 <= {p1_data_a_2n_s[21:0], 10'd0};
|
|
||||||
3'b001: p1_data_p_5 <= {p1_data_a_1p_s[21:0], 10'd0};
|
|
||||||
3'b010: p1_data_p_5 <= {p1_data_a_1p_s[21:0], 10'd0};
|
|
||||||
3'b101: p1_data_p_5 <= {p1_data_a_1n_s[21:0], 10'd0};
|
|
||||||
3'b110: p1_data_p_5 <= {p1_data_a_1n_s[21:0], 10'd0};
|
|
||||||
default: p1_data_p_5 <= 32'd0;
|
|
||||||
endcase
|
|
||||||
case (data_b_d[13:11])
|
|
||||||
3'b011: p1_data_p_6 <= {p1_data_a_2p_s[19:0], 12'd0};
|
|
||||||
3'b100: p1_data_p_6 <= {p1_data_a_2n_s[19:0], 12'd0};
|
|
||||||
3'b001: p1_data_p_6 <= {p1_data_a_1p_s[19:0], 12'd0};
|
|
||||||
3'b010: p1_data_p_6 <= {p1_data_a_1p_s[19:0], 12'd0};
|
|
||||||
3'b101: p1_data_p_6 <= {p1_data_a_1n_s[19:0], 12'd0};
|
|
||||||
3'b110: p1_data_p_6 <= {p1_data_a_1n_s[19:0], 12'd0};
|
|
||||||
default: p1_data_p_6 <= 32'd0;
|
|
||||||
endcase
|
|
||||||
case (data_b_d[15:13])
|
|
||||||
3'b011: p1_data_p_7 <= {p1_data_a_2p_s[17:0], 14'd0};
|
|
||||||
3'b100: p1_data_p_7 <= {p1_data_a_2n_s[17:0], 14'd0};
|
|
||||||
3'b001: p1_data_p_7 <= {p1_data_a_1p_s[17:0], 14'd0};
|
|
||||||
3'b010: p1_data_p_7 <= {p1_data_a_1p_s[17:0], 14'd0};
|
|
||||||
3'b101: p1_data_p_7 <= {p1_data_a_1n_s[17:0], 14'd0};
|
|
||||||
3'b110: p1_data_p_7 <= {p1_data_a_1n_s[17:0], 14'd0};
|
|
||||||
default: p1_data_p_7 <= 32'd0;
|
|
||||||
endcase
|
|
||||||
case (data_b_d[15])
|
|
||||||
1'b1: p1_data_p_8 <= {p1_data_a_1p_s[15:0], 16'd0};
|
|
||||||
default: p1_data_p_8 <= 32'd0;
|
|
||||||
endcase
|
|
||||||
end
|
|
||||||
|
|
||||||
// pipe line stage 2, sum (intermediate 9 -> 5)
|
|
||||||
|
|
||||||
always @(posedge clk) begin
|
always @(posedge clk) begin
|
||||||
|
p1_ddata <= ddata_in;
|
||||||
p2_ddata <= p1_ddata;
|
p2_ddata <= p1_ddata;
|
||||||
p2_data_p_0 <= p1_data_p_0 + p1_data_p_1;
|
ddata_out <= p2_ddata;
|
||||||
p2_data_p_1 <= p1_data_p_2 + p1_data_p_3;
|
|
||||||
p2_data_p_2 <= p1_data_p_4 + p1_data_p_5;
|
|
||||||
p2_data_p_3 <= p1_data_p_6 + p1_data_p_7;
|
|
||||||
p2_data_p_4 <= p1_data_p_8;
|
|
||||||
end
|
end
|
||||||
|
|
||||||
// pipe line stage 3, sum (intermediate 5 -> 3)
|
assign data_p = data_p_s[31:0];
|
||||||
|
|
||||||
always @(posedge clk) begin
|
MULT_MACRO #(
|
||||||
p3_ddata <= p2_ddata;
|
.LATENCY (3),
|
||||||
p3_data_p_0 <= p2_data_p_0 + p2_data_p_4;
|
.WIDTH_A (17),
|
||||||
p3_data_p_1 <= p2_data_p_1 + p2_data_p_2;
|
.WIDTH_B (17))
|
||||||
p3_data_p_2 <= p2_data_p_3;
|
MULT_MACRO_inst (
|
||||||
end
|
.CE (1'b1),
|
||||||
|
.RST (1'b0),
|
||||||
// pipe line stage 4, sum (intermediate 3 -> 2)
|
.CLK (clk),
|
||||||
|
.A ({1'b0, data_a}),
|
||||||
always @(posedge clk) begin
|
.B ({1'b0, data_b}),
|
||||||
p4_ddata <= p3_ddata;
|
.P (data_p_s));
|
||||||
p4_data_p_0 <= p3_data_p_0 + p3_data_p_2;
|
|
||||||
p4_data_p_1 <= p3_data_p_1;
|
|
||||||
end
|
|
||||||
|
|
||||||
// piple line stage 5, output registers
|
|
||||||
|
|
||||||
always @(posedge clk) begin
|
|
||||||
ddata_out <= p4_ddata;
|
|
||||||
data_p <= p4_data_p_0 + p4_data_p_1;
|
|
||||||
end
|
|
||||||
|
|
||||||
endmodule
|
endmodule
|
||||||
|
|
||||||
|
|
Loading…
Reference in New Issue